LA1 M3
- Panel DL 2203D
- Panel DL 2203C
- Panel DL 2203S
3. Rangkaian Simulasi[Kembali]
4. Prinsip Kerja Rangkaian[Kembali]
Asynchronous binary counter menggunakan satu buah sinyal
clock yang dihubungkan langsung ke flip flop pertama. Output dari flip flop
pertama dihubungkan ke sinyal clock untuk flip flop berikutnya dan seterusnya.
Input untuk flip flop kedua berdasarkan dari output flip
flop pertama, dan input untuk flip flop ketiga berdasarkan dari output flip
flop kedua dan seterusnya.
1. Bagaimana cara membuat counter asynchronous menjadi
counter down?
Jawab:
Dengan cara mengganti input untuk pin clock setiap JK flip
flop mulai dari setelah flip flop pertama(flip flop kedua) dan seterusnya
dengan output Q' dari flip flop sebelumnya.
2. Apa yang terjadi apabila pin S dan R diberi logika 0?
Jawab:
Jika pin S dan R diberi logika 0 maka pin tersebut akan
aktif karena pin S dan R bersifat actif low. Jika kedua pin tersebut aktif maka
flip flop masuk ke dalam kondisi terlarang, yaitu kedua outputnya Q dan Q'
menghasilkan output yang sama yaitu logika 1. Sehingga output dari counter ini
akan diset menjadi 1111.
3. Kenapa output H0, H1, H2, H3 hanya berubah ketika kondisi
falling?
Jawab:
Karena untuk JK flip flop yang digunakan untuk konfigurasi
pin clocknya ada tanda bulat yang berarti kondisi trigger yang digunakan adalah
saat transisi pulsa dari 1 ke 0, yang berarti saat sinyal falling, sehingga
output hanya berubah saat trigger falling atau kondisi falling.
Komentar
Posting Komentar